Annual Research Report in 2000

    [Papers]
  1. H. Ando, T. Morie, M. Nagata and A. Iwata
    A Nonlinear Oscillator Network for Gray-level Image Segmentationand PWM/PPM Circuits for its VLSI Implementation
    IEICE Trans. Fundamentals, Vol. E83-A, No. 2, pp. 329-336, 2000.IEICE Trans. Online
  2. T. Morie, T. Matsuura, S. Miyata, T. Yamanaka, M. Nagata and A. Iwata
    Quantum Dot Structures Measuring Hamming Distance for Associative Memories
    Superlattices and Microstructures, Vol. 27, No. 5/6, pp. 613-616, 2000.
    (pdf, 158kB)
  3. T. Yamanaka, T. Morie, M. Nagata and A. Iwata
    A single-electron stochastic associative processing circuitrobust to random background-charge effects and its structure using nanocrystal floating-gate transistors
    Nanotechnology, Vol. 11, No. 3, pp. 154-160, 2000.
    (pdf, 392kB)
  4. M. Nagata, J. Nagai, T. Morie, and A. Iwata
    Measurements and Analyses of Substrate Noise Waveform in Mixed Signal IC Environment
    IEEE Trans. on Computer-Aided Design of Integrated Circuits and Systems,Vol. 19, No. 6, pp. 671-678, 2000.
  5. T. Morie, S. Sakabayashi, M. Nagata and A. Iwata
    CMOS Circuits Generating Arbitrary Chaos by Using Pulse WidthModulation Techniques
    IEEE Trans. Circuits and Systems-I, Vol. 47, No. 11, pp. 1652-1657, 2000.

    [International Conference]

  6. N. Takeda, M. Homma, M. Nagata, T. Morie, and A. Iwata
    A Smart Imager for the Vision Processing Front-end
    Proc. Asia and South Pacific Design Automation Conference (ASP-DAC2000), A1.10, pp. 19-20, Jan. 2000, Yokohama.
  7. K. Murakoshi, T. Morie, M. Nagata and A. Iwata
    An Arbitrary Chaos Generator Core Circuit Using PWM/PPM Signals
    Proc. Asia and South Pacific Design Automation Conference (ASP-DAC2000), A1.12, pp. 23-24, Jan. 2000, Yokohama.
    (pdf, 134kB)
  8. M. Nagata and A. Iwata
    Substrate Crosstalk Analysis in Mixed Signal CMOS Integrated Circuits (Embedded Tutorial)
    Proc. Asia and South Pacific Design Automation Conference (ASP-DAC2000), E7.3, pp. 623-629, Jan. 2000, Yokohama.
  9. M. Nagata, K. Hijikata, J. Nagai, T. Morie, and A. Iwata
    Reduced Substrate Noise Digital Design for Improving Embedded Analog Performance
    IEEE 2000 International Solid-State Circuits Conference Digest of Technical Papers, TP13.6, pp. 224-225, Feb. 2000, San Francisco.
  10. M. Nagata, J. Nagai, T. Morie, and A. Iwata
    Quantitative Characterization of Substrate Noise for Physical Design Guides in Digital Circuits
    Proc. IEEE 2000 Custom Integrated Circuits Conference, #5-7, pp. 95-98, May. 2000, Orlando.
  11. A. Iwata, M. Nagata, N. Takeda, M. Homma, and T. Morie
    Pulse Modulation Circuit Architecture and its Application to Functional Image Sensors
    Proc. IEEE International Symposium on Circuits and Systems 2000, #0113-4, pp. II-301-304, May. 2000, Geneva.
  12. T. Matsuura, T. Morie, M. Nagata, and A. Iwata
    A Multi-Quantum-Dot Associative Circuit Using Thermal-Noise Assisted Tunneling
    Extended Abstracts of the 2000 Int. Conf. Solid State Devices and Materials(SSDM2000), pp. 306-307, Sendai, Aug. 30, 2000.
    (pdf, 229kB)
  13. K. Katayama, M. Nagata, T. Morie, and A. Iwata
    A High-Resolution Hadamard Transform Circuit Using Pulse Width Modulation Technique
    Extended Abstracts of the 2000 Int. Conf. Solid State Devices and Materials(SSDM2000), pp. 366-367, Sendai, Aug. 30, 2000.
  14. H. Ando, T. Morie, M. Miyake, M. Nagata, and A. Iwata
    Image Object Extraction using Resistive-Fuse and Oscillator Networksand a Pulse-Modulation Circuit for their LSI Implementation
    Extended Abstracts of the 2000 Int. Conf. Solid State Devices and Materials(SSDM2000), pp. 368-369, Sendai, Aug. 30, 2000.
    (pdf, 335kB)
  15. T. Morie, M. Miyake, S. Nishijima, M. Nagata and A. Iwata
    A Multi-Functional Cellular Neural Network CircuitUsing Pulse Modulation Signals for Image Recognition
    Proc. 7th International Conference on Neural InformationProcessing (ICONIP-2000), pp. 613-617, Taejon, Korea, Nov. 16, 2000.
    (pdf, 139kB)
  16. T. Morie, T. Matsuura, M. Nagata and A. Iwata
    Quantum Dot Structures Measuring Hamming Distance for AssociativeMemories (Invited)
    Extended Abstracts, 4th International Workshop on Quantum Functional Devices (QFD2000), pp. 210-213, Kanazawa, Nov. 17, 2000.
    (pdf, 181kB)

    [解説論文]

  17. 岩田穆,永田真
    アナログディジタル回路混在チップの低雑音設計技術
    電子材料,Vol. 39, No. 1, pp23-28,2000年1月
  18. 永田真,岩田穆
    基板ノイズを低減するデジタル回路の新設計法
    エレクトロニクス,Vol. 45, No. 5, pp. 1-4,2000年5月

    [Books]

  19. 岩田穆
    CMOS集積回路の基礎
    科学技術出版, 2000年4月

    [国内学会,研究会]

  20. 安藤博士,三宅誠,森江隆,永田真,岩田穆
    抵抗ヒューズと振動子ネットワークを組み合わせた画像分割処理とそのLSI回路実現
    電子情報通信学会 ニューロコンピューティング研究会NC99-167, (2000年3月)東京
  21. 安藤博士,森江隆,永田真,岩田穆
    画像分割用ネットワークのための非線形振動子回路の試作
    電子情報通信学会総合大会,A-1-4, 2000年3月,広島大学(東広島).
  22. 村越健一,森江隆,永田真,岩田穆
    PWM/PPM方式任意カオス発生回路の試作
    電子情報通信学会総合大会,A-1-19, 2000年3月,広島大学(東広島).
  23. 三宅誠,森江隆,永田真,岩田穆
    パルス変調方式による抵抗ヒューズネットワーク回路
    電子情報通信学会総合大会,A-1-46, 2000年3月,広島大学(東広島).
  24. 西島誠一,森江隆,永田真,岩田穆
    PWM方式によるガボール型フィルタ回路
    電子情報通信学会総合大会,A-1-51, 2000年3月,広島大学(東広島).
  25. 吉川泰正,永田真,森江隆,岩田穆
    電流制御発振器を用いたΔΣ-AD変換器
    電子情報通信学会総合大会,C-12-40, 2000年3月,広島大学(東広島).
  26. 村坂佳隆,永田真,森江隆,岩田穆
    F行列を用いた基板モデルによる基板雑音の解析
    電子情報通信学会総合大会,C-12-43, 2000年3月,広島大学(東広島).
  27. 永井仁,永田真,森江隆,岩田穆
    AD混載LSIにおける基板雑音測定法
    電子情報通信学会総合大会,C-12-45, 2000年3月,広島大学(東広島).
  28. 岩田穆
    実験による教育-企業との協同-
    電子情報通信学会総合大会,PD-1-6, 2000年3月,広島大学(東広島).
  29. 永田真、土方克昌、永井仁、森江隆、岩田 穆
    AD混載LSIのための基板雑音低減化デジタル回路設計法
    電子情報通信学会 信学技報ICD2000-17,(2000年5月)那覇
  30. 永田真、永井仁、森江隆、岩田 穆
    CMOSデジタル回路の基板雑音定量評価と低雑音化レイアウト指針
    電子情報通信学会 信学技報ICD2000-75,(2000年9月)熊本
  31. 村坂佳隆、永田真、森江隆、岩田 穆
    CMOSデジタル回路における基板雑音の伝搬特性と実測評価
    電子情報通信学会 信学技報ICD2000-76,(2000年9月)熊本

 先端物質科学研究科へ

E-mail: iwa@dsl.hiroshima-u.ac.jp
Last updated 2001.3.16